EDA News

Dez 2015 - Autorouter ELECTRA Version 4.55 jetzt mit kürzerer Routing-Zeit und höherer Fertigstellung.
Sep 2015 - TimingDiagrammer Pro, WaveFormer Pro, DataSheet Pro Version 20 jetzt mit neuer GUI für mehr Produktivität und weiteren neuen Features, auch bzgl. System Verilog.
März 2015 - Autorouter ELECTRA Version 4 jetzt mit
Interactive Push and Shove Routing and Shape based AutoRouting.
Dez 2014 - TimingDiagrammer Pro, WaveFormer Pro, TestBencher Pro etc Version 19 jetzt verfügbar.
Dez 2014 - BugHunter Pro Version 19 ist jetzt besser für SystemVerilog vorbereitet.
Dez 2014 - VeriLogger Extrem Version 19 ist jetzt für SystemVerilog Simulationen optimiert.
Sept 2014 - Autorouter ELECTRA Version 3 jetzt mit automatic Differential Pairs routing.
Feb 2014 - TimingDiagrammer Pro, WaveFormer Pro, DataSheet Pro Version 18 jetzt mit Critical Path Grafik.
Nov 2013 - Entwicklung von SDC Dateien für die FPGA Synthese mit TimingDiagrammer Pro, WaveFormer Pro, DataSheet Pro und TestBencher Pro.
Okt 2013 - WaveFormer Pro mit neuen Import-Formaten, importiert auch Daten von HyperLynx.
Sep 2013 - SimSwapper hilft Ihnen, wenn Sie mit unterschiedlichen Simulations-Programmen arbeiten. Heute können mit SimSwapper Skripte von und nach folgenden Simulatoren übersetzt werden:
• Cadence's Incisive simulators
• Mentor Graphic's ModelSim
• SynaptiCAD's Simulator Extreme
• Synopsys' VCS.
März 2012 - Verilog2VHDL und VHDL2Verilog Converter Version 17 jetzt mit neuen Verilog 2005 Features.
März 2012 - VeriLogger Extrem Version 17 jetzt noch schneller bei der Compilation und Simulation.
März 2012 - WaveForm Comparision Version 17 jetzt noch anwenderfreundlicher.
Feb 2012 - TimingDiagrammer Pro , WaveFormer Pro Version 17: Besser, schneller,...
Juni 2011 - BugHunter Pro Version 16 jetzt in Simulationsumgebungen für SystemC und C++ einsetzbar.
März 2011 - VeriLogerExtrem Version 16 mit neuen Optionen zum Ermitteln von Racing Conditions im Verilog Code. Neue Build-Optimierungen führen zu noch schnelleren Simulationen.
März 2011 - V2VHDL Converter Version 16 hat neue Features um den $display Aufruf herum und eine verbesserte Memory Nutzung, um große Dateien konvertieren zu können.
März 2011 - VHDL2V Converter hat neues Feature Mapmaker und neue Optionen VHDL Blöcke zu SystemVerilog nested Modulen zu konvertieren, etc.
Feb 2011 - TestBencher Pro Version 16
hat neue Features zur Ablaufsteuerung der Transaktions Diagramme, etc.
Feb 2011 - WaveFormer Pro Version 16
hat neue Features zur Darstellung von Bit Slices von Bus-Signalen, etc.
Jan 2011 - TimingDiagrammer Pro Version 16 hat neue Features zur Darstellung von Bus-Signalen, etc.
Jan 2011 - WaveFormer Lite Version 16 hat neue Features: Projekt Window, Analogsignal-Darstellung mit Python Formeln für Actel SmartFusion Mixed-Signal FPGA Designs, etc.
Jan 2011 - BugHunter Pro Version 16 für noch mehr Produktivität an Simulations-Arbeitsplätze.
Dez 2010 - Neues Lizenzierungsmodel für BugHunter Pro zusammen mit WaveFormer Pro: Ein Toolset
zum Debuggen und erstellen von Stimulie für viele Simulatoren von vielen Herstellern.
Dez 2010 - BugHunter Pro arbeitet jetzt auch mit den 64-Bit Versionen von Mentor Graphics Modelsim und Cadence Incisive Simulatoren zusammen.
Dez 2010 - BugHunter Pro Version 15 mit vielen hilfreichen neuen Debugging-, Searching- und Tracing-Features und mit neuen Tree-Darstellungen für verbesserte Übersicht.
Juli 2010 - VeriLogger Extrem jetzt auch mit Support von encrypted IP Models aller wichtigen ASIC/FPGA Hersteller wie Actel, Altera und Xilinx. Mit VeriLogger Extrem kann der Anwender binary-encrypted SmartModels mit SWIFT Standard als Grundlage und auch das kürzlich Verilog-2005 hinzugefügte encrypted source-code Format simulieren.
Testen Sie VeriLogger Extrem 6 Monate kostenlos.
So schreibt die Presse: Debugger: VeriLogger Extrem für 64-Bit-Linux
Juni 2010 - TimingDiagrammer Pro, WaveFormer Pro, DataSheet Pro Version 15 mit Python-basierten Analog-Funktionen.
Juni 2010 - VeriLogger Extrem jetzt auch für 64 Bit Windows und Support der Xilinx SecureIP Modelle.
Testen Sie VeriLogger Extrem 6 Monate kostenlos. So schreibt die Presse: Debugger: VeriLogger Extrem für 64-Bit-Linux
Mai 2010 - Version 15 : Neue Features für die professionelle Timing Analyse, die Dokumentation von Signalen, die Entwicklung von Stimulie sowie kompletter Testbenches und für HDL Simulationen.
Jan 2010 - Anwendern von Actel Libero ohne WaveFormer Lite bieten wir sowohl WaveFormer Lite wie auch WaveFormer Pro zum Mieten oder Kaufen an. Unsere Software kann der Anwender auch aus Actel Libero starten. WaveFormer Lite ist eine reduzierte OEM Version von WaveFormer Pro und hat auch das Feature Reactive Testbencher.
Früher war WaveFormer Lite in Actel Libero enthalten.
Jan 2010 - VeriLogger Extrem jetzt auch für 64 Bit Linux.
Testen Sie VeriLogger Extrem 6 Monate kostenlos. So schreibt die Presse: Debugger: VeriLogger Extrem für 64-Bit-Linux
Dez 2009 - Reduzierte Preise für den ELECTRA Autorouter Version 2.3 mit neuen Features.
Juli 2009 - WaveFormer Pro & DataSheet Pro Version 14 mit neuen Features.
Juli 2009 - TimingDiagrammer Pro Version 14 mit neuen Features.
Jan 2009 - VeriLogger Extrem mit BugHunter Pro Version 13 jetzt 6 Monate kostenlos nutzen.
Nov 2008 - ELECTRA Autorouter jetzt Version 2 mit neuer GUI für weitere Regeln.
Juli 2008 - BugHunter Pro Version 13 mit vielen hilfreichen neuen Features.
Juli 2008 - WaveFormer Pro Version 13 mit neuen Features, mit einem neuen Gesicht.
Juli 2008 - TimingDiagrammer Pro Version 13 mit neuen Features, mit einem neuen Gesicht.
April 2008 - databit konnte wieder einen weiteren Kunden aus der Halbleiter-Industrie für WaveFormer Pro mit Reactive Test Bench gewinnen
Jan 2008 - WaveViewer importiert jetzt weitere Dateiformate: Auch analoge und digitale Daten, die von Agilent Mixed-Signale Oszilloscopen aufgenommen wurden und auch neue Formate von Altera sowie Xilinx.
Nov 2007 - Mit WaveFormer Pro und DataSheet Pro können Sie jetzt von Agilent Oszilloskopen
Mixed-Signal-Messungen importieren.
Okt 2007 - WaveFormer Pro: VCD Export für beta-Tester freigegeben. Anwendung: Testsysteme.
Aug 2007 - TimingDiagrammer Pro:
Version 12 mit Vererbung von Signalen von Timing Diagramm zu Timing Diagrammm .
Aug 2007 - WaveFormer Pro:
Version 12 mit mehr Komfort bei der Eingabe der Operatoren in Boolschen Formeln .
Aug 2007 - GigaWave Viewer:
Version 12 mit neuen Funktionen wie: Konvertierung von Signalen zu Bus Signalen.
Aug 2007 - VeriLoggerExtrem:
Version 12 mit neuen Funktionen wie: Support von Switch Primitives & Strength, $plusargs, etc.
Aug 2007 - BugHunter Pro: Version 12 mit neuen Funktionen wie:
Signal & Expression Breakpoints für veränderte Werte in Nets & Registern, etc.
Jan 2007 - WaveFormer Pro jetzt mit verbesserter HDL Eingabe für Simulated Signals.
Dez 2006 - VeriLogger Extrem "compiled-code" Verilog 2001 Simulator für Windows und Linux.
Nov 2006 - ELECTRA Autorouter jetzt auch für Linux.
Sept 2006 - Nehmen Sie TransactionTracker Pro zur Verifikation von HDL Simulations Ergebnissen.
Juni 2006 - TimingDiagrammer Pro Version 11
Juni 2006 - WaveFormer Pro Version 11
Juni 2006 - DataSheet Pro Version 11
Juni 2006 - GigaWave Viewer ist zum schnellen Betrachten und Editieren großer VCD Dateien.
Juni 2006 - VeriLogger Pro, VeriLogger Extrem & BugHunter Pro Version 11
Okt 2005 - Complement Signals für TimingDiagrammer, WaveFormer , DataSheet, TestBencher Pro

databit Dipl.-Ing. Karl-Heinz Stryi e. K.,
D-22551 Hamburg, Postfach 560 173, Tel.: 040-1898 0520, Fax: 040-81 10 37