Die Übersicht: Vom Timing Diagramm bis zur Testbench

Die angebotenen Software passt in Ihren Designflow von der Idee bis zur fertigen Leiterplatte bzw. bis zum fertigen Halbleiter und die Software hilft Ihnen sogar beim Verkauf der Chips.

Das Produkt Der Punkt Die Plattform
TimingDiagrammer Pro

Dokumentation & Timing Analyse

Timinganalysen von Systemebene und bis zum RTL.
Analysieren Sie kritische Timings mit einer grafischen Oberfläche und dokumentieren Sie wichtige Signal Konstellationen - auch Bus Signale - mit
TimingDiagrammer Pro.
Noch besser mit TimingDiagrammer Pro Version 11 und
jetzt auch mit TimingDiagrammer Pro Version 12:
Vererbung von Signalen von Timing Diagramm zu Timing Diagramm.
TimingDiagrammer Pro Version 13 mit neuen Features und mit einem neuen Gesicht und jetzt
TimingDiagrammer Pro Version 14 mit Signal-Darstellung einer Exponential-Funktion.
TimingDiagrammer Pro Version 15 mit Python-basierten Analog-Funktionen und verbesserten Anzeigen für Buss-Signale.
TimingDiagrammer Pro Version 16 mit
numerischer Eingabe zur Erzeugung Virtueller Buss-Signale.
TimingDiagrammer Pro Version 17 kommt wieder mit einigen Verbesserungen bzgl. Usability.
Neu in TimingerDiagrammer Pro V 18: Aus allen Timing Diagrammen können Sie jetzt SDC Dateien für FPGA Synthesen generieren und Critical Path Grafiken anzeigen. TimingDiagrammer Pro Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Gute Dokumentationen sichern das Design-know-how einer Entwicklungsabteilung.
Windows,
Solaris,
Linux, auch 64 Bit
Option

MultiWindow
Gleichzeitiges editieren mehrerer Diagrammen
Diese Option erlaubt Ihnen gleichzeitiges Arbeiten in mehreren Timing Diagrammen.
DataSheet Pro hat diese Option bereits.
Windows,
Solaris,
Linux auch 64 Bit
Option

OLE
Automatisches Ändern in externen Dokumenten
Diese Option gestattet Ihnen bei Windows-Installationen die automatische Änderung der Timing Diagramme in Dokumenten von Word etc.
DataSheet Pro hat diese Option bereits.
Windows
Diese Optionen sind auch für WaveFormer Pro verfügbar.
WaveFormer Pro Dokumentation, Timing Analyse, Import & Export und
für Simulations-Arbeitsplätze

WaveFormer Pro hat alle Funktionen des TimingDiagrammers Pro ...und mehr:
Simulated Signals zur Abbildung von Signalen aufgrund
Boolschen Formeln und auch von HDL Code, jetzt in
Version 12 mit noch mehr Komfort,
Import & Export unterschiedlicher Dateiformate - jetzt auch Import der Daten von Mixed-Signal Messungen
mit Agilent Oszilloskopen.
Import von VCD Dateien und Daten von Logikanalysatoren sowie HDL Dateien, Export der Daten der Timingdiagramme zu Patterngeneratoren und als Stimuli für verschiedene Simulatoren in unterschiedlichen HDL Formaten...& mehr.
Noch mehr mit Version 11 und jetzt mit mehr Signal Properties für Anwender von Actel Fusion in
WaveFormer Pro Version 12.
WaveFormer Pro Version 13 mit neuen Features und mit einem neuen Gesicht, schön bunt.
Jetzt WaveFormer Pro Version 14 mit neuen Features: Import von Xilinx Daten (*twx).
WaveFormer Pro Version 15 mit Python-basierten Analog-Funktionen, verbesserten Anzeigen für Buss-Signale, erweitertem Daten-Import von Tektronix MSO2000, MSO3000, MSO4000 und Integration in TI Tools.
WaveFormer Pro Version 16 mit numerischer Eingabe zur Erzeugung Virtueller Buss-Signale, nur teilweiser
(Bit Slices) Übernahme von vererbten Bus-Signalen und weiteren Import Features für Agilent 16900 Logic Analyser.
WaveFormer Pro Version 17 kommt wieder mit einigen Verbesserungen bzgl. Usability.
Neu in WaveFormer Pro V 18: Aus allen Timing Diagrammen können jetzt SDC Dateien für die FPGA Synthese generiert werden und Critical Path Grafiken angezeigt werden.
Bei Verwendung von WaveFormer Pro V18 zusammen mit der Option Reaktive Testbencher bestehen zusätzliche Bearbeitungsmöglichkeiten von SDC Dateien.
WaveFormer Pro Version 18 kann neue Formate von Agilent & Tektronix importieren & exportieren, einschl. Daten von HyperLynx.
WaveFormer Pro Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Die mit WaveFormer Pro erstellten Timingdiagramme sind im TestBencher Pro verwendbar.
Windows,
Solaris,
Linux auch 64 Bit
WaveFormer Pro

und

BugHunter Pro

im Bundel
BugHunter Pro & WaveFormer Pro
im Bundel ist bestens für Dokumentations-, Simulations- und Debugging-Umgebungen geeignet - das Ideale Toolset.
Windows,
Solaris,
Linux
Option

Reactive TestBench
Sampeln von Signalen in Simulationen
Reaktive Testbencher ist eine Option für WaveFormer Pro.
Mit Reactive TestBench fragen Sie Signal-Zustände oder Sequenzen ab - zu bestimmten Zeitpunkten oder in Abhängigkeit von anderen Signalflanken. Mit den Ergebnissen der Abfragen (Inhalt der Samples) sind HDL Simulationen steuerbar.
Bei Verwendung von WaveFormer Pro V 18 zusammen mit Reaktive Testbencher bestehen zusätzliche Bearbeitungsmöglichkeiten von SDC Dateien.
WaveFormer Pro mit der Option Reactive Testbench bietet Ihnen bereits wesentliche Funktionen des TestBencher Pro bei geringerem Investment - ein Upgrade auf TestBencher Pro ist möglich. Mehr Info...
Windows,
Solaris,
Linux
Option

GigaWave Viewer
Handling sehr großer VCD Dateien
GigaWave Viewer ist zum schnellen Betrachten und Editieren großer (mehrere GB) VCD Dateien entwickelt. Mit GigaWave Viewer können Sie auch TDML-Dateien und Dateien aus Spice-, VHDL und Verilog-Simulationen sowie Daten von Logik-Analysatoren anzeigen.
GigaWave Viewer generiert aus diesen unterschiedlichen Dateiformaten eine .btim Datei zur Anzeige als Timingdiagramm.
Für WaveFormner Pro und DataSheet Pro liefern wir Ihnen diese Software als Option GigaView.
Windows,
Solaris,
Linux
Option

Comparison
Vergleich von Signalen oder kompletten Diagrammen
Die Option Comparision bietet Ihnen sehr viel Komfort. Unterschiede in den Signalen markiert die Software sehr auffällig. Denken Sie an den Vergleich von Designvorgaben mit gemessenen Daten - deshalb das Feature zum Import von Logikanalysatoren in WaveFormer Pro.
Windows,
Solaris,
Linux
WaveFormer Lite Software für Actel Libero Anwender
WaveFormer Lite nutzen Anwender von Actel Libero zur komfortablen Entwicklöung von Testbenches mit einer grafischen Bedienoberfläche.
Anwendern von Actel Libero ohne WaveFormer Lite bieten wir sowohl WaveFormer Lite wie auch WaveFormer Pro zum Mieten oder Kaufen an. Unsere Software kann der Anwender auch aus Actel Libero starten.
WaveFormer Lite Version 16 mit einem neuen Projekt Fenster und einem Feature zur Darstellung analoger Signale mit Python Formeln für Actel SmartFusion Mixed-Signal FPGA Designs.
WaveFormer Lite hat die Funktion Reactive Testbenches, aber keine Timinganalyse Funktion. Wir bieten Ihnen Updates auf das Leistungspaket von
TimingDiagrammers Pro & WaveFormer Pro.
WaveFormer Lite Version 17 kommt wieder mit einigen Verbesserungen bzgl. Usability.
Windows,
Solaris,
Linux
DataSheet Pro Timingdiagramme für Datenblätter
DataSheet Pro wird sehr gern in der Halbleiter Industrie zur Erstellung von Datenblättern genommen.
DataSheet Pro hat alle Funktionen des WaveFormer Pro
und mehr...
MultiWindow, OLE, zusätzliche Ausgabeformate, Projektverwaltung.
Noch mehr jetzt mit Version 11
Jetzt DataSheet Pro Version 14 mit neuen Features: Import von Xilinx Daten (*twx) und verbesserte View Funktion.
DataSheet Pro Version 15 mit Python-basierten Analog-Funktionen, verbesserten Anzeigen für Buss-Signale, erweitertem Daten-Import von Tektronix MSO2000, MSO3000, MSO4000 und Integration in TI Tools.
DataSheet Pro Version 16 mit numerischer Eingabe zur Erzeugung Virtueller Buss-Signale, nur teilweiser
(Bit Slices) Übernahme von vererbten Bus-Signalen und weiteren Import Features für Agilent 16900 Logic Analyser.
DataSheet Pro Version 17 kommt wieder mit einigen Verbesserungen bzgl. Usability.
Neu in WaveFormer Pro V 18: Aus allen Timing Diagrammen können jetzt SDC Dateien für die FPGA Synthese generiert werden und Critical Path Grafiken angezeigt werden. DataSheet Pro Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Windows,
Solaris,
Linux auch 64 Bit
QIDS Demo Intuitives Data Sheet
Dieses spezielle Installations Paket mit DataSheet Pro als Basis ist von Qimonda für Interessenten zum Testen freigegeben. Im Installations Paket enthalten ist ebenfalls ein Verilog Code zur Verhaltens-Beschreibung des Interfaces eines hypothetischen Speicherbausteins. Detail Informationen erfragen Sie bitte bei Qimonda.
Grundsätzlich haben Halbleiter Hersteller mit so einem speziellen Intallations Paket die Möglichkeit ihren Kunden das Verhalten einer Schaltung interaktiv zu erläutern - eine gute Alternative zu vielen, vielen Diagrammen und Beschreibungen.
Ein Intuitives Data Sheet zeigt wie QIDS Demo die Auswirkungen von vielfältigen Manipulationen von Eingangs Signalen, Sequenzen, Frequenz Änderunge etc.
Windows
TestBencher Pro Testbenches mit grafische Oberfläche
Mit TestBencher Pro
erstellen Sie komplette Testbenches sehr übersichtlich und komfortabel mit einer grafischen Oberfläche und steuern damit auch Simulationen in Abhängigkeit der Simulationsergebnisse.
Die transaktionsorientierten Timing Diagramme
werden in der HDL Ihrer Wahl gespeichert.
Testbencher Pro Version 16 hat viele Verbesserungen und neue Funktionen zur Steuerung einer Simulation mit vielen Transaktionen. TestBencher Pro Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Windows,
Solaris,
Linux auch 64 Bit
VeriLogger Pro Verilog Simulation
Eine sehr komfortable Simulationsumgebung.
VeriLogger Pro ist Bestandteil von TestBencher Pro.
Windows,
Solaris,
Linux
VeriLogger Extrem Verilog Simulation
Eine sehr komfortable HDL Simulationsumgebung.
High-Performance compiled-code Verilog 2001 Simulator. Schnelle Simulation von RTL und Gate-Level mit SDF Timing Informationen.
Geeignet für Design Libraries und Design Flows aller relevanten ASIC- und FPGA Anbieter wie Actel, Altera, Atmel, LSI Logic, QuickLogic und Xilinx - VeriLogger Extrem jetzt mit Support von encrypted IP Models aller wichtigen ASIC/FPGA Hersteller wie Actel, Altera und auch der Xilinx SecureIP Modelle. Mit VeriLogger Extrem kann der Anwender binary-encrypted SmartModels mit SWIFT Standard als Grundlage und auch das kürzlich Verilog-2005 hinzugefügte encrypted source-code Format simulieren.
Neu: Version 16 kommt mit einigen neuen Optionen um das berühmte Thema Racing Conditions. Diese neuen Optionen zum Ermitteln von Racing Conditions im Verilog Code findet man nicht in jedem Verilog Simulator. Neue Build-Optimierungen führen zu noch schnelleren Simulationen.
Auf 64 Bit Linux simulieren Sie 30 % schneller und können auch wesentliche grössere Designs sehr schnelle simulieren, weil bei 64 Bit Linux mehr als 3 GB RAM genutzt werden können.
Mit der neuen Version 17 von VeriLogger Extrem kann der Anwender jetzt Source Code zu Symbolic Libraries compilieren. Das führt zu schnelleren Compilerläufen im Zusammenhang mit ASIC/FPGA Libraries. Eine weitere Verbesserung mit dem Ziel schnellerer Simulationen sind die neuen Optimierungen sowohl für Gate-Level wie auch Cycle-Based Simulationen: 5-fach schnellere Gate-Level Simulationen und 6-fach schnellere bei Cycle-based Codierungen.
VeriLogger Extrem Version 19 ist jetzt für SystemVerilog Simulationen optimiert. VeriLogger Extrem Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Für konfortables Arbeiten wird VeriLogger Extrem zusammen mit BugHunter Pro - unserem sehr leistungsfähigen Debugger Tool - ausgeliefert.
Testen Sie VeriLogger Extrem 6 Monate kostenlos.
Kleine VeriLogger Extrem Online Demo.
32 Bit Windows,
64 Bit Windows,
32 Bit Linux
64 Bit Linux
SimSwapper Beim Umstieg auf VeriLoggerExtrem
müssen Sie nicht unbedingt neue Simulations-Skripte entwickeln. SimSwapper hilft Ihnen, wenn Sie bisher mit folgenden Simulations-Programmen arbeiten. Heute können mit SimSwapper Skripte von und nach folgenden Simulatoren übersetzt werden:
• Cadence's Incisive simulators
• Mentor Graphic's ModelSim
• SynaptiCAD's Simulator Extreme
• Synopsys' VCS.
32 Bit Windows,
64 Bit Windows,
32 Bit Linux
64 Bit Linux
BugHunter Pro Debugging mit einer GUI
Ein sehr komfortables Debugging Tool. BugHunter Pro ist
mit allen relevanten Simulatoren und dem HDL Converter
V2V einsetzbar und kann diese auch starten. Die GUI erlaubt Single-Step Debugging und Unit-Level Testbench Entwicklung. VCD wird natürlich supported.
BugHunter Pro ist hervorragend zum visualisieren von HDL Codes und zur Aufnahme dieser Timing Diagramme in Dokumentationen geeignet.
BugHunter Pro ist die GUI von VeriLogger Pro, VeriLogger Extrem und V2V sowie Bestandteil von TestBencher Pro .
Jetzt BugHunter Pro Version 15 mit vielen hilfreichen neuen Debugging-, Searching- und Tracing-Features und mit neuen Tree-Darstellungen für verbesserte Übersicht. NEU: BugHunter Pro Version 16 mit vielen weiteren Features zur Produktivitäts-Steigerung und für Anwender von 64 Bit ModelSim sowie Cadence Incisive Simulatoren. BugHunter Pro Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
BugHunter Pro & WaveFormer Pro im Bundel ist bestens für Dokumentations-, Simulations- und Debugging-Umgebungen geeignet - das Ideale Toolset.
BugHunter Pro jetzt in Simulationsumgebungen für SystemC und C++ einsetzbar.
Kleine BugHunter Pro Online Demo.
Windows,
Solaris,
Linux
V2V VHDL2Verilog
übersetzt hierarchische IEEE Standard 1076-87 und 93 VHDL zu Verilog HDL. Alle strukturellen VHDL Konstrukte und auch eine Vielzahl von RTL VHDL Konstrukten. Der generierte Verilog Code hat equivalente Funktionen wie der Original VHDL Code infolge des one-to-one Mappings der Converter Software. Der übersetzte Verilog Code ist mit jedem Verilog-X Simulator kompatibel.
Neu in Version 16: Das Tool mapmaker erstellt die Datei vhdl2v.map, in der alle Mappings der zu übersetzenden Quell-Dateien gezeigt werden. Neu ist auch die Option
-signed, die IEEE.STD_LOGIC_ARTH.SIGNED Daten Typen in Verilog 2005 Signed Daten Typen übersetzt. Mit der ebenfalls neuen Option -system_verilog kann der User jetzt VHDL Blöcke zu SystemVerilog nested Modulen konvertieren.
Verilog2VHDL
Übersetzt Verilog HDL zu IEEE Standard 1076 VHDL. Der Converter übersetzt die meisten synthetisierbaren Konstrukte wie in Verilog LRM Version 2 spezifiziert und der Converter übersetzt auch nicht synthetisierbare Verhaltens Modelle. Der übersetzte VHDL Code ist mit jedem 1076 kompatiblen Simulator simulierbar und kann für alle Synthese Tools optimiert werden.
Neu in Version 16: Support für sog. advanced format Specifiers (z.B. "%02d" in $display Aufrufen). Jetzt sind auch Macros im Zusammenhang mit $display möglich. HDL Converter V2V Version 20 mit neuem Gesicht für höhere Produktivität am Arbeitsplatz.
Sie können die HDL Converter auch mieten: Tageweise, wochenweise oder monatsweise.
Die V2V Converter können Sie als Command Line Tools oder mit mehr Komfort mit BugHunter Pro als GUI betreiben.
Weitere Informationen über V2V.
Windows,
Solaris,
Linux
TransactionTracker Pro Verifikation von Simulationsergebnissen mit PSL/Sugar
Nehmen Sie TransactionTracker Pro zur Verifikation von HDL Simulations Ergebnissen.
Hier erhalten Sie mehr Informationen zu PSL/Sugar .
Für WaveFormer Pro und DataSheet Pro liefern wir Ihnen diese Software als Option.
Windows,
Solaris,
Linux
GigaWave Viewer Handling sehr großer VCD Dateien
GigaWave Viewer ist zum schnellen Betrachten und Editieren großer (mehrere GB) VCD Dateien entwickelt. Mit GigaWave Viewer können Sie auch TDML-Dateien und Dateien aus Spice-, VHDL und Verilog-Simulationen sowie Daten von Logik-Analysatoren anzeigen.
GigaWave Viewer generiert aus diesen unterschiedlichen Dateiformaten eine .btim Datei zur Anzeige als Timingdiagramm.
Für WaveFormer Pro und DataSheet Pro liefern wir Ihnen diese Software als Option GigaView.
Windows,
Solaris,
Linux
Test Software Wir bieten Ihnen Software zum Testen für alle 3 Betriebssysteme an.
Sie downloaden jeweils ein Paket. Zum Testen erhalten Sie von uns auf Abfrage eine Test-Lizenz mit allen möglichen Funktionen. Bei der gekauften Software wird der Leistungsumfang mit der entgültigen FlexLm Lizenz definiert.
Windows,
Solaris,
Linux
Tutorials Tutorials für TestBencher Pro - die Projektdateien finden Sie nach der Installation der Software.
FAQs Antworten zu folgenden Themen
Spartipps Hier finden Sie Sonderangebote

Haben Sie Fragen an uns ?
Fragen Sie uns bitte.

Anwender der Software von SynaptiCAD werden weltweit von lokalen Partnern
unterstützt - für unsere Kunden in der Halbleiter-Industrie ist die sehr wichtig.


databit Dipl.-Ing. Karl-Heinz Stryi e. K.,
D-22551 Hamburg, Postfach 560 173, Tel.: 040-1898 0520, Fax: 040-81 10 37